4H-SiC接合基板上に形成された4H-SiC PiNダイオードの順方向バイアス劣化評価 **Evaluation of Forward Bias Degradation in 4H-SiC PiN Diodes** Fabricated on 4H-SiC Bonded Substrates 小林元樹<sup>1</sup>, 内田英次<sup>1</sup>, 八田直記<sup>1,2</sup>, 石川誠治<sup>2</sup>, 大薗国栄<sup>2</sup>, 升本恵子2, 栗原俊介3, 原田信介2, 児島一聡2 **II B-12** <sup>1</sup>サイコックス, <sup>2</sup>産業技術総合研究所, <sup>3</sup>フェニテックセミコンダクター

## 結論

■ 貼り合わせ基板を使用したPiNダイオードに見られた順方向バイアス劣化抑制が、使用した単結晶品質の違いにも、エピ層品質の違い にもよらずに発現することを確認した ⇒ 順方向バイアス劣化抑制は、貼り合わせ基板自身に主要因があることを示唆 ■ 順方向バイアス劣化で拡張したBar型1SSFのTEM観察を実施し、貼り合わせ単結晶層内で1SSFが拡張しない現象を確認

## 貼り合わせ基板

4H-SiC 貼り合わせ基板(SiCkrest<sup>®</sup>)  $t < 1 \mu m$ Monocrystalline



大電流密度パワーデバイスへの適用に有効 ・単結晶基板と比べPiNダイオードのオン抵抗を低減[1]

・アニールなしで裏面オーミックコンタクトが形成可能[2]



## 同一単結晶の同一位置を比較



500

**Bonded substrate** 

Forward voltage (V)



Zone axis (Bright field image)

実験結果



PL image (420±5 nm band-pass filter)



## ■ DLTS測定(エピ層内の電子トラップ密度の比較)





エピ層内で拡張した1SSFはエピ/単結晶層界面で停止 → 貼り合わせ単結晶層内で1SSFが拡張しない (注入ダメージを想定)



**References** :

- 1 T. Shimono et al., I B-18, abstract of the 7th Meeting on Advanced Power Semiconductors, Japan, 2020
- S. Ishikawa et al., I B-17, abstract of the 7th Meeting on Advanced Power Semiconductors, Japan, 2020 2
- [3] N. Hatta et al., proceedings of ICSCRM, (2022) (to be published)



200 nm

[0001]

[1-100]

SICOXS

()→[11-20]